<bdo id="giige"></bdo>
  • <table id="giige"><kbd id="giige"></kbd></table>
  • <table id="giige"><option id="giige"></option></table>
  • <table id="giige"></table>

    寬帶數字陣列信號采集和成像算法驗證平臺

    • 基于PXIe總線平臺

    • 模塊化硬件和軟件

    • 海量數據高速傳輸與實時處理

    • 皮秒級同步與校準

    • 近百通道寬帶陣列信號同步采集與實時處理

    • 采用高效靈活的虛擬儀器軟件平臺定制化開發,支持軟件二次開發

    概述

    雷達、聲吶、無線通信等應用常采用的陣列信號處理算法,尤其是高分辨率算法對每個陣元通道采集的信號的相位一致性和帶寬要求很高,并且陣列信號處理的高分辨率算法對信號處理的實時性要求也愈來愈高。為了完成寬帶陣列信號的高分辨率算法的實時實現,需要構建寬帶陣列信號的同步采集、數據實時傳輸及處理的算法驗證平臺。

    立思方針對以上需求采用PXIe總線架構,并結合LabVIEW虛擬儀器技術,設計和實現了近百通道的寬帶陣列信號采集和成像算法驗證平臺,實現了多通道同步采集、數據實時傳輸和處理。

    關鍵指標/特性

    •   通道數:≥80,支持定制


        通道間同步:≤10ps


        采樣能力:≥1GS/s,16bit分辨率


        SNR:≥70dB


        通用數字I/O通道數量≥8,翻轉速度≥60MHz


        具備全連接點對點高速數據傳輸技術


        最高傳輸速率≥7GB/s


        處理能力:全通道相關矩陣和反演成像實時處理


        FPGA協處理能力:FPGA性能不低于Xilinx UltraScale KU060,板載內存≥4GB


        支持通道間高精度相參同步與自動校準

    解決方案

    寬帶數字陣列信號采集和成像算法平臺采用商用貨架模塊化儀器構建,結構緊湊、穩定性好、易于維護且擴展能力強,輕松構建上百通道的寬帶陣列信號采集和成像算法平臺,并通過同步校準技術實現通道間皮秒級同步,適用于高分辨率算法研究。

    寬帶數字陣列信號采集和成像算法平臺采用高效靈活的虛擬儀器軟件平臺LabVIEW進行軟件定制化開發,能夠快速自定義升級軟件功能來適應陣列信號多樣化和快速化的應用需求。

    寬帶數字陣列信號采集和成像算法平臺運用PCIe和Aurora兩種高速串口協議實現海量數據的高速傳輸,并且合理規劃FPGA資源及優化信號處理相關算法保證海量數據實時處理,完全滿足寬帶數字陣列數據量多的需求。

    相關鏈接

    其他產品

    男男视频在线观看